# UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL INSTITUTO DE INFORMÁTICA DISCIPLINA: SISTEMAS DIGITAIS

Prof. Fernanda Lima Kastensmidt

#### 2022-1

Trabalho 1 – Sistemas Digitais – Individual Aluno: Giordano Souza de Paula – Cartão: 00308054

# Projeto do Processador Neander em VHDL

O computador NEANDER foi criado com intenções didáticas pelo prof. Raul Weber da UFRGS. Neste site há referencias e link para o simulador: <a href="http://www.dcc.ufrj.br/~gabriel/neander.php">http://www.dcc.ufrj.br/~gabriel/neander.php</a>

O objetivo deste trabalho de SD é implementar o NEANDER usando a linguagem de descrição de hardware VHDL, simular esse circuito em um simulador lógico sem atraso, depois realizar a síntese lógica, mapeamento tecnológico, posicionamento e roteamento para um FPGA, realizar a simulação com atraso e prototipar o processador em uma placa de prototipação.

- 1) Deve-se inserir a instrução de Subtração (SUB) conforme os modo de operandos da instrução ADD e a instrução de XOR conforme o modelo de instrução da AND.
- 2) Programas a serem implementado no NEANDER na memoria embarcada BRAM (descreva .coe para inicializar a BRAM)
  - 1) Soma de duas matrizes A e B 3x3 com dados de 8 bits, onde os dados das matrizes estão armazenados em memoria
  - 2) Multiplicação de dois valores A e B por soma sucessiva
  - 3) Programa a ser definido pelo aluno que use as instruções de subtração com no mínimo 10 instruções no total.
  - 4) Programa que use a instrução de XOR com no mínimo 10 instruções no total.

\*\* IMP: o endereço 0 da BRAM deve ter a instrução NOP. Logo a primeira instrução do programa estará no endereço 01 de BRAM.

# TEMPLATE DE ENTREGA E APRESENTAÇÃO:

# 1) Descrição do trabalho

O objetivo deste trabalho é empregar os conceitos aprendidos na disciplina de Sistemas Digitais ao implementar o processador didático Neander, definido no livro *Fundamentos de arquitetura de computadores* do professor Raul Weber usando a linguagem de descrição de hardware estudada – VHDL – com o acréscimo das instruções a nível de bits SUB A (subtração do valor definido no endereço A do valor atual do acumulador) e XOR A (ou exclusivo do valor definido no endereço A, com o valor atual do acumulador).

Para fins de teste de funcionalidade, foram implementados quatro programas, conforme descrito no tópico 2 do enunciado deste trabalho, sendo: soma de duas matrizes 3x3, multiplicação de dois valores A e B, subtração de dois valores A e B.

O processador Neander tem o seguinte diagrama de blocos:



(Retirado do slide 8 das aulas 11 e 12, arquivo neander.pdf – 2019-2 – Prof. Fernanda L. Kastensmidt)

A largura de dados, endereços, registradores e apontador de instruções desse processador são de 8 bits, podendo armazenar números de decimais sem sinal de 0 a até 255. Além disso, o espaço que cada instrução ocupa em um byte de memória é de 4 bits, sendo os 4 bits mais significativos, enquanto os outros 4 bits nesse processador encontram-se sem função (no processador Ahmes, também idealizado pelo professor Raul Weber, esses são utilizados para definir o modo de endereçamento a ser utilizado em cada instrução).

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
--use IEEE.STD LOGIC UNSIGNED.ALL;
--use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.NUMERIC STD.ALL;
entity neander is
  Port
    CLOCK: in STD LOGIC;
    RESET: in STD_LOGIC;
    DOUT: out STD_LOGIC_VECTOR (7 downto 0);
    N: out STD LOGIC;
    Z : out STD_LOGIC
  );
end neander;
architecture Behavioral of neander is
  -- PC
  signal regPC: std_logic_vector (7 downto 0);
  signal cargaPC: std_logic := '0';
  signal incrementaPC: std_logic := '0';
  -- AC
  signal regAC: std_logic_vector (7 downto 0);
  signal saidaAC: std_logic_vector (7 downto 0);
  signal cargaAC: std logic := '0';
  -- ULA
  signal ULAX: std_logic_vector (7 downto 0);
  signal ULAY: std_logic_vector (7 downto 0);
  signal saidaULA: std_logic_vector (7 downto 0);
  signal selULA: std_logic_vector (2 downto 0);
  -- FLAGS N E Z
  signal regN: std_logic := '0';
  signal regZ: std logic := '1';
  signal cargaNZ: std_logic := '0';
  -- REM
  signal regREM: std_logic_vector (7 downto 0);
  signal cargaREM: std_logic := '0';
  -- RDM
  signal regRDM: std_logic_vector (7 downto 0);
```

```
signal cargaRDM: std_logic := '0';
-- RI
signal regRI: std_logic_vector (7 downto 4);
signal cargaRI: std_logic := '0';
-- MUX2x1
signal saidaMUX: std_logic_vector (7 downto 0);
signal selMUX: std_logic :='0';
-- DECOD
signal instrucao: std_logic_vector(15 downto 0);
signal decod: std_logic_vector(3 downto 0);
-- MEMORY
signal memOut: std_logic_vector (7 downto 0);
signal writeMem: std logic vector(0 DOWNTO 0);
-- STATES
type state_type is (S0, S1, S2, S3, S4, S5, S6, S7, S8);
signal estado_atual, proximo_estado: state_type;
component memoria
  PORT
    clka: IN STD_LOGIC;
    wea : IN STD_LOGIC_VECTOR(0 DOWNTO 0);
    addra : IN STD_LOGIC_VECTOR(7 DOWNTO 0);
    dina : IN STD_LOGIC_VECTOR(7 DOWNTO 0);
    douta : OUT STD_LOGIC_VECTOR(7 DOWNTO 0)
  );
end component;
begin -- inicio behavioral
-- MEM
MEM: memoria
  PORT MAP
    clka => CLOCK,
    wea => writeMEM,
    addra => regREM,
    dina => regAC,
    douta => memOut
  );
-- PC
process (CLOCK, RESET)
  begin
    if (RESET = '1') then
```

```
regPC <= "00000000";
      elsif (CLOCK'event and CLOCK='1') then -- na subida do clock
         if (cargaPC='1') then
           regPC<= regRDM;
         elsif(incrementaPC='1') then
           regPC <= std_logic_vector(unsigned(regPC) + 1);
         else
           regPC <= regPC;
         end if:
      end if;
    end process;
  -- AC
  process (CLOCK, RESET)
    begin
      if (RESET='1') then
         regAC <= "00000000";
      elsif (CLOCK'event and CLOCK='1') then -- na subida do clock
         if (cargaAC='1') then
         regAC <= saidaULA;</pre>
         else
         regAC <= regAC;
         end if:
      end if:
    end process;
  -- ULA
  ULAX <= regAC; -- recupera valor X do acumulador
  ULAY <= memOut; -- recupera valor Y de uma posicao da memória
  process(selULA, ULAX, ULAY)
    begin
      case selULA is
         when "000" => saidaULA <= std_logic_vector(signed(ULAX) + signed(ULAY)); --
operacao ADD
         when "001" => saidaULA <= (ULAX AND ULAY); -- operacao AND
         when "010" => saidaULA <= (ULAX OR ULAY); -- operacao OR
         when "011" => saidaULA <= (NOT ULAX); -- operacao NOT
         when "100" => saidaULA <= ULAY; -- operacao NOP
         when "110" => saidaULA <= std_logic_vector(signed(ULAX) - signed(ULAY)); --
operacao SUB
         when "111" => saidaULA <= (ULAX XOR ULAY); -- operacao XOR
         when others \Rightarrow saidaULA \iff "000000000";
      end case;
    end process;
  -- FLAGS N E Z
  process (CLOCK, RESET)
    begin
      if (RESET='1') then
```

```
regN \ll 0';
       regZ \ll 0';
       elsif(CLOCK'event and CLOCK='1') then -- na subida do clock
         if regAC = "00000000" then
           regZ \ll '1';
         else
           regZ \ll 0';
         end if;
         regN \le regAC(7); -- msb do registrador AC
         end if;
  end process;
-- REM
process(CLOCK, RESET)
  begin
    if (RESET='1') then
       regREM <= "00000000";
    elsif (CLOCK'event and CLOCK='1') then -- na subida do clock
       if (cargaREM ='1') then
         regREM <= saidaMUX;</pre>
       else
         regREM<= regREM;</pre>
       end if;
    end if;
  end process;
-- RDM
process (CLOCK, RESET)
  begin
    if (RESET='1') then
       regRDM <= "00000000";
    elsif (CLOCK'event and CLOCK='1') then
       if (cargaRDM='1') then
         regRDM <= regAC;
         regRDM <= memOut;</pre>
       end if;
    end if;
  end process;
-- RI
process (CLOCK, RESET)
  begin
    if (RESET='1') then
       regRI<= "0000";
    elsif (CLOCK'event and CLOCK='1') then
       if (cargaRI='1') then
         regRI <= memOut(7 DOWNTO 4);</pre>
       else
```

```
regRI \le regRI;
       end if;
    end if:
  end process;
-- MUX2x1
process (selMUX, regPC, regRDM)
  begin
    if (selMUX = '0') then
       saidaMUX <= regPC;
    else
       saidaMUX <= regRDM;</pre>
    end if:
  end process;
-- DECOD
decod <= regRDM(7 downto 4); -- bits mais significativos
process(decod)
  begin
    instrucao <= "0000000000000000";
    case decod is
       when "0000" => instrucao(0) <= '1'; -- instrucao 00 NOP
       when "0001" => instrucao(1) <= '1'; -- instrucao 16 STA
       when "0010" => instrucao(2) <= '1'; -- instrucao 32 LDA
       when "0011" => instrucao(3) <= '1'; -- instrucao 48 ADD
       when "0100" => instrucao(4) <= '1'; -- instrucao 64 OR
       when "0101" => instrucao(5) <= '1'; -- instrucao 80 AND
       when "0111" => instrucao(6) <= '1'; -- instrucao 96 NOT
       when "1000" => instrucao(8) <= '1'; -- instrucao 128 JMP
       when "1001" => instrucao(9) <= '1'; -- instrucao 144 JN
       when "1010" => instrucao(10) <= '1'; -- instrucao 160 JZ
       when "1011" => instrucao(11) <= '1'; -- instrucao 176 SUB
       when "1100" => instrucao(12) <= '1'; -- instrucao 192 XOR
       when "1101" => instrucao(13) <= '1'; -- instrucao 208 NOP - nao utilizado
       when "1110" => instrucao(14) <= '1'; -- instrucao 224 NOP - nao utilizado
       when "1111" => instrucao(15) <= '1'; -- instrucao 240 HLT
       when others => instrucao <= "0000000000000000";
    end case:
  end process;
-- NEANDER FSM - maquina de estados mealy
process(CLOCK, RESET)
  begin
    if(RESET = '1') then
       estado_atual <= S0;
    elsif(CLOCK'event and CLOCK = '1') then
       estado atual <= proximo estado;
    end if;
```

```
end process;
-- UNIDADE DE CONTROLE
process(memOut, instrucao, proximo_estado, regZ, regN)
  begin
     -- reseta
     cargaAC \le '0';
     cargaPC <= '0';
     incrementaPC <= '0';
     cargaNZ \ll 0';
     cargaRDM <= '0';
     cargaREM <= '0';
     writeMem <= "0";</pre>
     selMUX <= '0';
     selULA <= "000";
     case estado_atual is
       when S0 =>
          cargaRDM <= '1';
          proximo_estado <= S1;</pre>
       when S1 =>
          cargaREM <= '0';
          incrementaPC <= '0';
          proximo_estado <= S2;</pre>
       when S2 =>
          incrementaPC <= '0';
          cargaRDM <= '1';
          proximo_estado <= S3;</pre>
       when S3 =>
          incrementaPC <= '0';
          cargaRDM <= '0';
          if(instrucao(0) = '1') then --NOP
            proximo estado <= S0;
          elsif(instrucao(6) = '1') then --NOT
            selULA <= "011";
            cargaNZ <= '1';
            cargaAC <= '1';
          elsif(instrucao(9) = '1' \text{ and } regN = '0') \text{ then } --JN \text{ quando falso}
            incrementaPC <= '1';
            proximo_estado <= S0;</pre>
          elsif(instrucao(10) = '1' and regZ = '0') then --JZ quando falso
            incrementaPC <= '1';
            proximo estado <= S0;
          elsif(instrucao(15) = '1') then --HLT
            incrementaPC <= '0';
            proximo_estado <= S8;</pre>
          else
            selMUX <= '0';
```

```
cargaREM <= '1';
     proximo_estado <= S4;</pre>
  end if:
when S4 =>
  selMUX <= '0';
  incrementaPC <= '0';
  cargaAC \le '0';
  cargaNZ <= '0';
  cargaREM <= '0';
  if(instrucao(1) = '1'
  or instrucao(2) = '1'
  or instrucao(3) = '1'
  or instrucao(4) = '1'
  or instrucao(5) = '1'
  or instrucao(11) = '1'
  or instrucao(12) = '1') then
     incrementaPC <= '1';
  end if;
  proximo_estado <= S5;</pre>
when S5 =>
  incrementaPC <= '0';
  if(instrucao(1) = '1'
  or instrucao(2) = '1'
  or instrucao(3) = '1'
  or instrucao(4) = '1'
  or instrucao(5) = '1'
  or instrucao(11) = '1'
  or instrucao(12) = '1') then
     selMUX <= '1';
     cargaREM <= '1';
     proximo_estado <= S6;</pre>
  else
     cargaPC <= '1';
     proximo_estado <= S0;</pre>
  end if;
when S6 =>
  incrementaPC <= '0';
  selMUX <= '0';
  cargaREM <= '0';
  cargaPC <= '0';
  proximo_estado <= S7;</pre>
when S7 =>
  if(instrucao(1) = '1') then
     writeMEM <= "1";</pre>
  elsif(instrucao(2) = '1') then
     selULA <= "100";
  elsif(instrucao(3) = '1') then
```

```
selULA <= "000";
            elsif(instrucao(4) = '1') then
               selULA <= "010";
            elsif(instrucao(5) = '1') then
               selULA <= "001";
            elsif(instrucao(11) = '1') then
               selULA <= "101";
            elsif(instrucao(12) = '1') then
               selULA <= "110";
            end if;
          when S8 => --HLT
            proximo_estado <= S8;</pre>
          when others =>
            proximo_estado <= S0;</pre>
          end case;
       end process;
     DOUT <= saidaAC;
     N \leq regN;
     Z \leq regZ;
end Behavioral;
```

# 3) Testbench VHDL completo

```
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;
ENTITY tb_neander is
 END tb_neander;
ARCHITECTURE behavior OF tb_neander is
 COMPONENT neander
   PORT(
     CLOCK: IN STD LOGIC;
     RESET: IN STD_LOGIC;
     DOUT: OUT STD_LOGIC_VECTOR(7 downto 0);
     N:OUT STD LOGIC;
     Z:OUT STD_LOGIC
 END COMPONENT;
 --Inputs
 signal CLOCK : STD_LOGIC := '0';
 signal RESET: STD_LOGIC := '0';
     --Outputs
 signal DOUT: STD_LOGIC_VECTOR(7 downto 0);
```

```
signal N: STD_LOGIC;
 signal Z : STD_LOGIC;
 -- Clock period definitions
 constant CLOCK_TICK : time := 10 ns;
BEGIN
      -- Instantiate the Unit Under Test (UUT)
  uut: neander PORT MAP (
    CLOCK => CLOCK,
    RESET => RESET.
    DOUT => DOUT,
    N => N,
    Z \Rightarrow Z
  );
  -- Clock process definitions
  clk_process: process
  begin
             CLOCK <= '0';
             wait for CLOCK_TICK/2;
             CLOCK <= '1';
             wait for CLOCK TICK/2;
  end process;
  -- Stimulus process
  stim_proc: process
  begin
    -- hold reset state for 100 ns.
             RESET <= '1';
    wait for CLOCK_TICK * 10;
             RESET <= '0';
    wait for CLOCK_TICK * 10;
         wait;
  end process;
END;
```

4) Explicação e descrição das aplicações em Assembly

```
;Aplicação 1 - Soma de matrizes 3x3
;A matriz 3x3 A é somada com a matriz 3x3 B e o resultado é colocado na matriz R
;Nesse exemplo a matriz A é inicializada com [1 1 1], a matriz B com [2 2 2] resultando na
```

| matriz R, com valores [3 3 3] [3 3 3] [3 3 3].                              | [1 1 1]<br>[1 1 1]     | [2 2 2]<br>[2 2 2] |
|-----------------------------------------------------------------------------|------------------------|--------------------|
| ;CONSTANTES - No final do program<br>ORG 56<br>index:<br>DB 9<br>matrizA11: | a, logo depois da inst | rução HALT         |
| DB 1 matrizA12: DB 1 matrizA13:                                             |                        |                    |
| DB 1 matrizA21: DB 1 matrizA22: DB 1                                        |                        |                    |
| matrizA23: DB 1 matrizA31: DB 1 matrizA32:                                  |                        |                    |
| DB 1<br>matrizA33:<br>DB 1                                                  |                        |                    |
| matrizB11:  DB 2 matrizB12:  DB 2 matrizB13:                                |                        |                    |
| DB 2 matrizB21: DB 2 matrizB22: DB 2                                        |                        |                    |
| matrizB23: DB 2 matrizB31: DB 2                                             |                        |                    |
| matrizB32: DB 2 matrizB33: DB 2                                             |                        |                    |
| matrizR11:                                                                  |                        |                    |

```
DB 0
matrizR12:
      DB 0
matrizR13:
      DB 0
matrizR21:
      DB 0
matrizR22:
      DB 0
matrizR23:
      DB 0
matrizR31:
      DB 0
matrizR32:
      DB 0
matrizR33:
      DB 0
fim:
      HLT
;PROGRAMA PRINCIPAL
ORG 0
      ;O programa deve começar com instruções NOP
      NOP
      NOP
      LDA matrizA11
      ADD matrizB11
      STA matrizR11
      LDA matrizA12
      ADD matrizB12
      STA matrizR12
      LDA matrizA13
      ADD matrizB13
      STA matrizR13
      LDA matrizA21
      ADD matrizB21
      STA matrizR21
      LDA matrizA22
      ADD matrizB22
      STA matrizR22
      LDA matrizA23
      ADD matrizB23
      STA matrizR23
```

LDA matrizA31 ADD matrizB31 STA matrizR31

LDA matrizA32 ADD matrizB32 STA matrizR32

LDA matrizA33 ADD matrizB33 STA matrizR33

# Arquivo .coe gerado:

memory\_initialization\_radix=10;

| Antes | Antes da execução: Depois da execuçã |     | s da execução: |
|-------|--------------------------------------|-----|----------------|
| End   | Dados                                | End | Dados          |
| 75    | 0                                    | 75  | 3              |
| 76    | 0                                    | 76  | 3              |
| 77    | 0                                    | 77  | 3              |
| 78    | 0                                    | 78  | 3              |
| 79    | 0                                    | 79  | 3              |
| 80    | 0                                    | 80  | 3              |
| 81    | 0                                    | 81  | 3              |
| 82    | 0                                    | 82  | 3              |
| 83    | 0                                    | 83  | 3              |

\_\_\_\_\_\_

;Aplicação 2 - Multiplicação de dois valores 1 e 2, resultado armazenado no espaço resultado

;Nesse exemplo, o valor 1 é inicializado como 2, e o valor 2 é inicializado como 3, então o resultado armazenado é 6 (no endereço 22)

### ;ESPACO DE DADOS

**ORG 22** 

zero:

DB 0

menos1:

DB -1

dois:

DB 2

loopindex:

DB 0valor1: DB 2 ;exemplo valor2: DB 3 ;exemplo resultado: DB 0 fim: **HLT** ;PROGRAMA PRINCIPAL ORG 0 **NOP NOP** LDA valor1 STA loopindex somaloop: LDA loopindex JZ fim ADD menos1 STA loopindex LDA resultado ADD valor2 STA resultado

# Arquivo .coe gerado:

memory initialization radix=10;

JMP somaloop

| End | Dados | End | Dado |
|-----|-------|-----|------|
| 26  | 2     | 26  | 2    |
| 27  | 3     | 27  | 3    |
| 28  | 0     | 28  | 6    |

;Nesse exemplo, o valor A é inicializado como 10,

;o valor B é inicializado como 5,

;então o resultado armazenado em R é 2

<sup>;</sup>Aplicação 3 - Divisão de dois valores A por B, resultado armazenado em R, e resto armazenado em C

```
;e resto armazenado segue zero.
;ESPACO DE DADOS
ORG 40
zero:
      DB 0
cte_1:
      DB 1
menos1:
      DB -1
dois:
      DB 2
temp:
      DB 0
A:
      DB 10
B:
      DB 2
R:
      DB 0
C:
      DB 0
resto:
      DB 0
fim:
      HLT
;PROGRAMA PRINCIPAL
ORG 0
      NOP
      NOP
      LDA A
      STA temp
loop_div:
      LDA temp
      JZ fim
      SUB B; instrução SUB criada
      JN negativo
      JZ terminou_div
      STA temp
      LDA R
      ADD cte_1
      STA R
      JMP loop_div
terminou_div:
      ; resto zero, encerra a divisão
      LDA R
```

```
ADD cte_1
STA R
JMP fim
negativo:
;recupera o valor anterior
ADD B
STA C
JMP fim
```

# Arquivo .coe gerado:

memory\_initialization\_radix=10;

| Antes | da execução: | Depois | s da execução: |
|-------|--------------|--------|----------------|
| End   | Dados        | End    | Dados          |
| 44    | 0            | 44     | 0              |
| 45    | 10           | 45     | 10             |
| 46    | 2            | 46     | 2              |
| 47    | 0            | 47     | 5              |
| 48    | 0            | 48     | 0              |
| 49    | 0            | 49     | 0              |
| l     |              |        |                |

A 1' ~ 4 X 'C' ~ 1 1' 1 1 1 ' . . ~ XOD NAND 1 . . . 1

;Aplicação 4 - Verificação de validade da instrução XOR com um NANDs dentre os valores A e B, validade armazenada em V

```
;Nesse exemplo, o valor A é inicializado como 255,
```

- ;o valor B é inicializado como 112,
- ;o resultado obtido pelas operações nand é armazenado em R\_nands
- ;então o resultado obtido pelo XOR é armazenado em R\_xor, valendo 143.
- ;O resultado de R\_nands e R\_xor são comparados usando a instrução sub
- ; caso iguais, V vale 1, caso contrário, V vale zero.
- ;Nesse caso é 1 (verdadeiro).

# ESPACO DE DADOS

ORG 71

zero:

DB 0

cte\_1:

DB 1

menos1:

DB -1

```
dois:
      DB 2
temp:
      DB 0
temp2:
      DB 0
A:
      DB 255
B:
      DB 112
V:
      DB 0
R_nands:
      DB 0
R_xor:
      DB 0
C:
      DB 0
fim:
      HLT
;PROGRAMA PRINCIPAL
ORG 0
      NOP
      NOP
      LDA A
      AND B
      NOT
      STA temp
      AND A
      NOT
      STA temp2
      LDA temp
      AND B
      NOT
      STA temp
      AND temp2
      NOT
      STA R_nands
      LDA A
      XOR B ; instrucao XOR criada
      STA R xor
      SUB R_nands ; instrucao sub criada
      JZ valido
      JMP invalido
valido:
      LDA cte_1
      STA V
      JMP fim
```

# invalido:

LDA zero STA V

JMP fim

# Arquivo .coe gerado:

memory\_initialization\_radix=10;

| Antes | da execução: | Depoi | is da execução: |
|-------|--------------|-------|-----------------|
| End   | Dados        | End   | Dados           |
| 77    | 255          | 77    | 255             |
| 78    | 112          | 78    | 112             |
| 79    | 0            | 79    | 1               |
| 80    | 0            | 80    | 143             |
| 81    | 0            | 81    | 143             |
| 82    | 0            | 82    | 0               |
|       |              |       |                 |

5) Simulações sem e com atraso com detalhes e flechas mostrando inicio meio e final do programa e resultados

Simulação programa 1: Reset nos 10 ciclos de clock iniciais

(inicio) Aqui são executadas instruções LDA, ADD e STA para cada posição da matriz, o resultado esperado é de cada posição dessa matriz conter o valor 3, mostrado em DOUT.



| (fim) e o progr     | rama finaliza | com as ulti | imas opera | ções, ating | gindo o HA  | LT       |              |          |
|---------------------|---------------|-------------|------------|-------------|-------------|----------|--------------|----------|
|                     |               |             |            |             |             |          | 3,395.443 ns |          |
| Name                | Value         |             | 3,200 ns   | 3,250 ns    | 3,300 ns  3 | 3,350 ns | 3,400 ns     | 3,450 ns |
| U CLOCK             | 1             |             |            |             |             | Mini     |              |          |
| ₩ RESET             | 0             |             |            |             |             |          |              |          |
| ■ ■ DOUT[7:0]       | 3             |             |            |             |             |          |              | 3        |
| ¹₽a N               | 0             |             |            |             |             |          |              |          |
| Ua z                | 0             |             |            |             |             |          |              |          |
| <b>™</b> CLOCK_TICK | 10000 ps      |             |            |             |             |          |              | 1000     |
| ■ ■ instrucao[15:0] | 32768         |             |            | 1           |             |          |              |          |
| ■ ■ regPC[7:0]      | 85            | 79          | 80 ( 81    | . X 82      | X 83 X      | 84       |              |          |
| regAC[7:0]          | 3             |             |            |             |             |          |              | 3        |
| ■ ■ regRI[3:0]      | 15            |             |            | 0           |             |          |              |          |
| □ ■ regREM[7:0]     | 84            |             | 9 ( 80     | 81          | 82 / 8      | 83 X     |              |          |

-----

Simulação programa 2: Reset nos 10 ciclos de clock iniciais — Aqui é realizada a multiplicação dentre dois valores de exemplo, 2 e 3, com somas sucessivas, o resultado esperado na memoria é 6, mas como o valor A é sempre subtraído a cada iteração, o valor obtido em DOUT, quando o programa atinge o HALT, é zero.

(inicio) Value Name U CLOCK RESET 1 ₩ DOUT[7:0] 0 0 ₽ N 0 **□** CLOCK\_TICK 10000 ps ... instrucao [15:0] 1024 regPC[7:0] 6 (9 X D X 1 1  $\chi \tau \chi$ ⊞.---- regAC[7:0] 0 ■ ■ regRI[3:0] 0 10 ■ ■ regREM[7:0] (fim) Name Value U CLOCK RESET **⊞** ■ DOUT[7:0] U CLOCK TICK .0000 ps 10000 ps 🖪 📲 instrucao[15:0] 32768 **Ⅲ** 🥷 regPC[7:0] 30 **Ⅲ** ■ regAC[7:0] 10

Simulação programa 3: Reset nos 10 ciclos de clock iniciais. Nesse programa é realizada a divisão entre dois valores exemplo 10 e 2, utilizando-se de subtrações sucessivas, a cada subtração sem atingir um número negativo, o resultado é armazenado no endereço de memoria correspondente, ficando no acumulador, como é o caso que aconteceu no final do programa, em explicito em DOUT, caso houvesse algum resto, esse ficaria no acumulador no final do programa. (inicio)



6) Dados de área, tempo de execução em ciclos de relógio e tempo em segundos deve ser apresentado dado um determinado clock usado.

78 112

255

U CLOCK

Wareset

DOUT[7:0]

Wareset

N

Value
Z

CLOCK\_TICK

memOut[7:0]
 instrucao[15:0]
 regREM[7:0]
 regRI[3:0]
 regAC[7:0]

₩ regPC[7:0]

10000 ps

| Programa | Numero de Instruções | Tempo de execução em #      | Tempo de      |
|----------|----------------------|-----------------------------|---------------|
|          | Executadas           | de ciclos de relógio (c.c.) | execução em   |
|          |                      |                             | Segundos      |
|          |                      |                             | (Neander      |
|          |                      |                             | operando a 50 |
|          |                      |                             | MHz)          |
| Soma de  | 60                   | 339                         | 6,78ms        |
| matrizes |                      |                             |               |

| Multiplicação       | 25 | 162 | 3,24ms |
|---------------------|----|-----|--------|
| por somas           |    |     |        |
| sucessivas          |    |     |        |
| Programa com<br>SUB | 56 | 351 | 7,02ms |
| Programa com<br>XOR | 28 | 196 | 3,92ms |

# Dados de Area do Neander

FPGA device: Artix-7 – xc7a200tisbv484-1L

Numero de 4-LUTs: 55 Numero de ffps: 38 Numero de BRAM: 1 Numero de DSP: 0

| 7) | (1 ponto extra) Se o Neander for prototipado na placa de prototipação, mostrar vídeos do funcionamento mostrando dados da memoria do Neander (debugger com memoria BRAM dual port, chaves para controlar os endereços de memória e display 7seg para mostrar os resultados). |
|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    |                                                                                                                                                                                                                                                                              |